1 名前:デフォルトの名無しさん [03/01/30 01:35] library ieee; use ieee.std_logic_1164.all; もしかして板違い?
116 名前:デフォルトの名無しさん [03/04/30 12:56] >>114 何故「この時期」? すごいCPU作るんだ!と意気揚々な新人さんがイパーイだから? で、しばらくすると理想と現実の差に気づいて意欲喪失?
117 名前:デフォルトの名無しさん mailto:sage [03/04/30 15:25] >>116 > で、しばらくすると理想と現実の差に気づいて意欲喪失? その程度の新人は大成出来ないだろうな。 夢見がちなのはもっと困るが。(w
118 名前:デフォルトの名無しさん mailto:sage [03/04/30 20:45] 大成できなくても、新人は >>113 の本の売れ行きに貢献する… のは口惜しいから >>114 は立ち読みを薦める。
119 名前:デフォルトの名無しさん mailto:sage [03/05/02 16:31] >>118 出版社の方ですか?(w もう少し知的な事を言いましょう。
120 名前:デフォルトの名無しさん mailto:sage [03/05/11 04:56] 誰かフリーのシミュレータ作ってよ。 下手なもの作るよりよっぽど有名になれるよ。
121 名前:デフォルトの名無しさん mailto:sage [03/05/11 18:56] 論理シミュレータなら、sourceforge.net あたりさがすと いくつか出てくるが、物理シミュレータとなったら、 データシートだけで作れるようなシロモノじゃないからのう。
122 名前:山崎渉 mailto:(^^) [03/05/28 13:11] ∧_∧ ピュ.ー ( ^^ ) <これからも僕を応援して下さいね(^^)。 =〔~∪ ̄ ̄〕 = ◎――◎ 山崎渉
123 名前:デフォルトの名無しさん mailto:age [03/06/22 23:27] 少なくともそういうこと言う奴は、近いうちに出てきそうだが…
124 名前:デフォルトの名無しさん mailto:sage [03/06/23 00:09] SystemCって無料で遊べるらしいな。 論理シミューレータもついてるのかいな?
125 名前:デフォルトの名無しさん [03/07/11 23:00] VHDL じゃなくて Verilog-HDL なんだけど、質問して良い? 今日はじめてVerilog-HDL 習ったんだけど、 計算精度が良くわからんので、以下の結果と解説きぼんぬ。 wire [3:0] a1, a2, a3, a4, a5, a6; assign a1 = 3'b100 + 3'b100; assign a2 = (4'b1000 + 4'b1000) >> 1; assign a3 = 5'b10000 >> 1; assign a4 = 4'b1111 << 16 >> 16; assign a5 = 4'b1111 << 16 >> 16 ^ 16; assign a6 = 4'b1111 << 32 >> 32 ^ 32;
126 名前:デフォルトの名無しさん mailto:sage [03/07/11 23:13] >>125 自分で合成すりゃわかるだろ 解説だけしてみる a1 a2) 加算は暗黙のキャリーが最上位に足されるのでビット数が1つ増える。 a2 a3) ビットの拡張は暗黙的に行われるが縮約は行われない。 a4 a5 a6) マンドクセ
127 名前:デフォルトの名無しさん [03/07/11 23:23] >>126 結果はわかるんだが、理由がわからんのだよ。 なぜ a4 と a5 が異なるのか。 なぜ a5 と a6 が異なるのか。 ...
128 名前:山崎 渉 mailto:(^^) [03/07/15 09:55] __∧_∧_ |( ^^ )| <寝るぽ(^^) |\⌒⌒⌒\ \ |⌒⌒⌒~| 山崎渉 ~ ̄ ̄ ̄ ̄
129 名前:デフォルトの名無しさん mailto:age [03/07/24 19:12] |-`).衆(・・・・・・・・・)
130 名前:デフォルトの名無しさん mailto:sage [03/07/24 19:13] ieeeって小文字で書くとなんかまぬけだなぁ。
131 名前:論理合成可能なBASIC [03/07/24 22:34] >102 諦めるんじゃねー。 作るんだよ。作ってStallman様に献上して、GNU logical simulator の名を、栄誉を受けるんだ。そして、EDAベンダ「概要」「拍子」の ビジネス基盤を・・・。 そしてキミは半導体産業の救世主となる。 怒った「概要」「拍子」連合はゴルゴ13を雇うこと必至。 そこからがキミの本当の戦いだ。
132 名前:山崎 渉 mailto:(^^)sage [03/08/02 02:22] (^^)
133 名前:デフォルトの名無しさん [03/08/15 14:12] >>80 おそらく、日経の記事自体は外国(アメリカ?)人が書いているんですよね。 要は、悪質なEDAベンダかIPベンダ、コンサルタントとが自らの収益を上げるために、 プログラミングの世界から回路設計の世界へ人を誘導して、回路の事を知らない人間 から金を巻き上げるために意図的に書いている原稿でしょう。 金をつぎ込んだ利用者は一応開発は成功するが、利益はベンダに持って行かれて、 また、巻き込まれて怪我をする人間も大勢出る。でも、悪質なベンダは自分さえ儲かれば 良い。 まあ、自衛できずに騙される人間も悪いかもしれないが、この辺りの事情は知っている筈なのに、 それを誌面に掲載して、この業界を混乱させる片棒を担いでいる日経は×。悪質な記事は掲載 してはいけない。だってこれって詐欺の幇助に近くない?しかも公の雑誌で。
134 名前:デフォルトの名無しさん mailto:sage [03/08/15 14:33] >>133 日経とは消費を煽るためだけの媒体だから問題ないんでしょ。 問題なのはあんなものに書かれたことを鵜呑みにしてしまう おめでたいひとの頭の方。
135 名前:山崎 渉 mailto:(^^) [03/08/15 15:10] (⌒V⌒) │ ^ ^ │<これからも僕を応援して下さいね(^^)。 ⊂| |つ (_)(_) 山崎パン
136 名前:デフォルトの名無しさん [03/08/16 18:11] 保守
137 名前:デフォルトの名無しさん [03/08/17 23:53] 実際の所、ソフト屋あがりのHDL使いって、 どんな目的の、どれくらいのゲート数の回路を設計してるの?
138 名前:デフォルトの名無しさん mailto:sage [03/08/18 00:21] >>137 ただのアルゴリズム検証ではないかな? 正直、ソフト上がりが使い物になるレベルに達するには 相当時間がかかるよ。
139 名前:デフォルトの名無しさん [03/08/18 01:05] >>138 最近は、ゲートレベルまでは突っ込んでできるほど、回路規模が小さくないから、 みんなRTLだと聞いているけど、それでも、ソフトあがりは出番なしかな?
140 名前:デフォルトの名無しさん mailto:sage [03/08/18 01:32] >>139 RTLを書こうとするとかなりハードに精通してる必要がある。 ゲートレベルとRTLでは比較にならないが、そもそもゲートレベルを 表現するためにHDLが存在するわけではない。
141 名前:デフォルトの名無しさん mailto:sage [03/08/19 01:33] >>137 本業ソフト屋(いや、すでに鯖屋だな…)で 日曜工作でVerilogいじって遊んでます。 CQのStratix EP1S10 基板使って遊んでますが 面積いっぱいいっぱいでそれでも内部160MHzで回ってます。 つーかバス速度が10MHzそこらの時代に基板起こしたことがありますが(w 漏れ思うに、やっぱりデバイスの知識がない人間が書いた 論理はウンコだと思うわ。 Verilogはすれ違いなのでsage
142 名前:デフォルトの名無しさん mailto:sage [03/08/19 03:14] >>141 Verilogは、cに近いからソフト屋には馴染みやすいかもね。 次はシステムcの時代だろうからもっとやりやすくなるだろう。 でも、やっぱりハードをある程度解ってないと(以下略
143 名前:デフォルトの名無しさん [03/08/19 05:13] ハードに精通していると言えるのは、どの程度のことを知ってないといけないの?
144 名前:デフォルトの名無しさん mailto:sage [03/08/19 09:13] >>141 具体的になに作ってるんだい?興味ありあり。 教えてクレクレ
145 名前:デフォルトの名無しさん mailto:sage [03/08/19 12:39] >>143 RTLとは何かとか、クロックとデータの関係を理解している必要が あるだろうね。
146 名前:デフォルトの名無しさん mailto:sage [03/08/19 21:41] RTLレベルの言語設計やっていると、ビヘイビアレベルの言語設計で どこまでできるのか、興味あり、冗長回路ができそうな、複雑な気分。
147 名前:教えて訓 mailto:sage [03/08/20 12:51] ただでVHDLを使えるツールをダウンロードできるサイトを教えてくれ
148 名前:デフォルトの名無しさん [03/08/20 13:08] >>147 例えば、www.altera.co.jp/ とか? ここに限らずFPGAのメーカーって、有料の開発ツールのほかに、 無料のバージョンも用意しているみたい。
149 名前:デフォルトの名無しさん mailto:sage [03/08/21 00:55] また、DesignWaveの付録にCPLD基板が付くみたいだね。 今度はLEDとかも載るようで。
150 名前:デフォルトの名無しさん mailto:sage [03/08/21 04:00] >>149 来月発売のやつだね。楽しみ。
151 名前:148=150 mailto:sage [03/08/21 04:03] ところで、148に書いたリンク先で、試しにQuartus II Web Editionを ダウンロードして、ライセンスキーも入手したんだが・・・ (製品版をアルバイト先で使っているので) インストールしようとしてダウンロードした .exe ファイルをダブルクリックしても、 ファイル展開中に「×」というマークだけのダイアログが表示されて、 インストーラーが起動しないや。別のフォルダに移動してみたり、いろいろやった けど、だめ。
152 名前:デフォルトの名無しさん mailto:sage [03/08/21 10:27] >>151 まさかW98とかWMEに挿れようとしてるんぢゃねーだろな?? ウソコー
153 名前:148=150 mailto:sage [03/08/21 10:43] >>152 なるほど。 WinXP だけど、HomeEdition なんだよなぁ・・・ そのせいかも知れない。 インストーラーは Win2000 か XP Pro かのチェックしかしてなかったりして。 旧バージョンはWin98とかにも対応しているらしいけど、さて、どうしようかな。
154 名前:141=152 ◆TMMMMMMMMM mailto:sage [03/08/21 14:26] >>144 もの凄い勢いでCrypt(3)を計算するマシーンです。 >>153 WXP の基本構造は W2k と対して変わらないはず(つまりWMEとかと違う) ので、何が悪いんだろうね、それはわからないけど、 Home editionは、いくつかファイルが欠けてたりするから、そういう問題かな? 手元に XP Home がないので追試することができん。
155 名前:デフォルトの名無しさん mailto:sage [03/08/21 21:45] >>149 デザインウェーブマガジンのページみたけど、 基盤にFPGAとレギュレータ(おそらく2.5Vと3.3V)だけだったね。 ダウンロード回路とかクロック源とかは自作しる、ということか・・・ でもほすぃ。
156 名前:デフォルトの名無しさん mailto:sage [03/08/22 21:02] その程度の知識しかない奴は買うなって事だよ。
157 名前:デフォルトの名無しさん mailto:sage [03/08/23 01:16] クロック源つーたって、楽にすませたければOSCつけりゃいいし。 ダウンロード回路なんて、別に面倒くさければ買うことだってできるし。 買うつもりだけど、また放置しそうだなぁ・・・・
158 名前:デフォルトの名無しさん mailto:sage [03/08/23 01:47] >>156 155は漏れだけど、言い訳させてくれよぅ。 仕事でFPGAを含むロジック回路を作っているので、 クロックとかダウンロード回路も、 自作の面倒くささは体験ずみだから、 ぼやいちゃったわけです。 まぁ知識ないってのは当たっているけどさ。
159 名前:デフォルトの名無しさん mailto:sage [03/08/23 02:32] >>158 簡単だよ。 知識が無いって言うより不器用なんだな。 やっぱ逝ってよしだ。(w
160 名前:デフォルトの名無しさん mailto:sage [03/08/23 16:35] >>159 負けず嫌いの奴だな(w
161 名前:デフォルトの名無しさん mailto:sage [03/08/23 20:04] >>159 あのぅ・・・回路自体が複雑じゃないってのは同意だけど、 ユニバーサル基盤でジャンパ線をハンダ付けする面倒くささって 解んないかなぁ・・・(´・ω・`) 器用な人がうらやますぃよ。 VHDLと関係ない話になってしまってごめんよぅ。
162 名前:デフォルトの名無しさん mailto:sage [03/08/24 00:34] >>161 全然面倒臭くないよ。 それどころか楽しい。
163 名前:デフォルトの名無しさん [03/10/03 19:35] 保守age
164 名前:デフォルトの名無しさん mailto:sage [03/10/03 21:55] >>162 ( ´,_ゝ`)プッ
165 名前:デフォルトの名無しさん mailto:sage [03/10/04 00:45] >>164 不器用は氏ね で良いのか?流れ的に
166 名前:デフォルトの名無しさん [03/10/14 20:44] しまった!興味を持ったら先月号になっちまったぞ!>DesignWave バックナンバーとしてゲトする価値アリ? それとも秋月のPICプログラマキットのFPGA版みたいなもののほうが 全部まとまってて楽かしらん。
167 名前:デフォルトの名無しさん mailto:sage [03/10/14 20:56] >>166 www.cqpub.co.jp/eda/Stratix/default.htm こういうのか。 ( д ) ゜ ゜タカー
168 名前:デフォルトの名無しさん mailto:sage [03/10/14 21:15] 他にはヒューマンのがあるけど安くはないね。
169 名前:27歳@風邪と欝で有休 mailto:sage [03/10/15 10:17] 凡人のソフト上がりじゃたぶん、苦労するだろうな。 ちなみに凡人以下幼稚園児以下な俺は、三年たっても ダメぽ。そろそろ潮時かなとーさん。
170 名前:デフォルトの名無しさん mailto:sage [03/10/15 11:00] >>169 取り敢えず簡単な電気の基礎から入れ。 言語だけわかっても現実に使えなければ全くの無意味だからな。
171 名前:デフォルトの名無しさん mailto:sage [03/10/15 15:16] >>166 10月号買おうかと思ったら在庫ナシだってさ… しかたないからFPGAとユニバーサル基盤買ってくるか
172 名前:デフォルトの名無しさん mailto:sage [03/10/15 17:59] >>171 そりゃ乗り遅れたお前が悪い。
173 名前:デフォルトの名無しさん [03/10/15 18:17] >>171 漏れは2冊ゲトした。どうだ?うまやらしいか?
174 名前:デフォルトの名無しさん mailto:sage [03/10/15 18:18] 漏れ五冊。 一冊五千円でお売りします。
175 名前:デフォルトの名無しさん mailto:sage [03/10/15 20:23] まぁ大半はコンフィグレーションROMは愚かダウンロードケーブルも作らんから 乗り遅れた人もマイペースでやっていけばいいさ・・・。 FPGAボードの製作を当分の目標として電子工作でもすれば、プリント基板 の入門もできる。
176 名前:デフォルトの名無しさん [03/10/15 20:54] ところでこのスレでの電気ってのはどれくらいの知識なんだろうかと疑問。 まぁフリップフロップは基本中の基本ってことでいい? もちろんRS,T,D,JKなどなど。もちろん負論理も正論理も知っているということか。 間違ってもANDとORとNAND、NOR、XORは知らないとごみとして捨てられるというわけ?
177 名前:デフォルトの名無しさん mailto:sage [03/10/15 21:21] >>176 論理回路がどんな動きをするかは基本中の基本だろうな。 F/Fはその後で良いがこれも基本中の基本。 どっちも知らないと話にならんのでは?
178 名前:デフォルトの名無しさん mailto:sage [03/10/15 23:05] >>177 いやこのスレに書き込んだ香具師みんなこれくらい知っているんだろうなと思っただけだよ
179 名前:デフォルトの名無しさん mailto:sage [03/10/15 23:19] FFの種類(RS,JK etc.)について 基礎知識として持っているに越したことはないが、 VHDLでコーディングする際には不要な知識。 例えばRS_FFやらJK_FFというcomponentを作って top entityでそれらを組み合わせる・・・ ・・・なんてコードを組んでしまう設計じゃ、 言語設計の意味がなくなってしまう。 (年輩の技術者がVHDLを習うと、 どうしてもこういう設計をしてしまう模様) RTLレベルで信号の流れをイメージ化して コードを組むことができれば、 VHDLを使う限りにおいては一応合格ではなかろうか。 といいつつ、実機でのdebugレベルになると 間欠症状の不具合を考えるとき、 setup/hold timeの概念も持っていないと、 論理が正しいのに、なぜ!と嵌ってしまう罠。
180 名前:デフォルトの名無しさん mailto:sage [03/10/16 00:31] >>179 HDLでRSFF系のFFってのは論外だし、そもそもFPGA等では禁じ手の一つだよ。 そもそもそんな非同期な回路を書く為の物では無いしね。>HDL しかし論理回路を理解する上で知っていて欲しい知識ではある。 今となってはあくまで知識レベルであって必須では無いが。
181 名前:デフォルトの名無しさん mailto:sage [03/10/16 00:53] >>180 そうそう、VHDLセミナーを受講した際に、 講師が口酸っぱくして言っていたのが 「同期回路の設計!ゲートクロックを使うな!」 だった。 元々ソフト屋だったので、その概念を抵抗なく受け入れられたけど、 74シリーズでハードを組んでいた年輩の技術者にとっては、 どうも馴染めないようですな。
182 名前:デフォルトの名無しさん mailto:sage [03/10/16 02:18] 同期非同期ってのは 同期 「ホレッ」 「イヤーン」 非同期 「ホレッ」 「アッアッアッ・・・イヤーン」 こんな感じですか?
183 名前:デフォルトの名無しさん mailto:sage [03/10/16 02:30] >>182 つまんね
184 名前:デフォルトの名無しさん mailto:sage [03/10/16 04:40] VHDLなんかよく書けるな。そりゃそういう仕事請け負ってこられて書かされるような 会社ならしゃーないんだろうが。プログラム言語を知ってるならあの仕様は苦痛な だけだろ?コンパイルオプションなんか事実上無いに等しい。おまけになんであんなに 長い予約語にしたんだ。生産性超低し。Verilogもかったるいけど、VHDLと比べると ぜんぜんまし。少なくとも苦痛じゃない。 #そろそろ、まともに使えるフリーのシミュレータと論理合成ツールってでないものかね。 #ハードゥエアベンダは情報提供嫌がるだろうな。
185 名前:デフォルトの名無しさん mailto:sage [03/10/16 05:14] >>184 別に何とも思わんね。>VHDL 逆にVerilogの曖昧に出来てしまう記述の方が合成の時 不安になるから結局似たような厳格な記述になる。 少なくとも言語の優劣を語っても無意味。
186 名前:デフォルトの名無しさん mailto:sage [03/10/16 12:41] FFが電気の知識というのでは,視野が狭くなるぞよ。 メカでも構成できるだろう。今時は純粋なメカで構成することは稀だが, エアー回路だけでロジックを作り上げる欧州勢もいるからな。
187 名前:デフォルトの名無しさん mailto:sage [03/10/16 13:45] >>186 少なくともこのスレッドはHDLの事を論じるスレッドだから 基本は弱電になる。 話を発散させても無意味だろう。
188 名前:デフォルトの名無しさん mailto:sage [03/10/16 14:43] >>185 糞野郎は糞環境で仕事をしても何も感じないようだな。 そういうことを言ってるやつは生産性をまったく無視してるか、HDL以外の まともな言語開発環境を知らん井の中蛙だ。大体コンパイルオプションの 有無と長ったらしい予約語が、厳格な表記と何のつながりがあるのか言ってみろ。 結局、糞だったんだよVHDLは。
189 名前:デフォルトの名無しさん mailto:sage [03/10/16 14:58] Verilogがそこそこ普及してる中、後発で、ほとんど機能的にも おなじようなHDLであるVHDLが出てきたのか全く意味不明。別に新しい ことが出来るわけでもなく、設計現場に余計な労力を使わせただけで 結局Verilogに取って代わるシェアを奪ったわけでもなく次世代言語が 登場しようとしてる。
190 名前:デフォルトの名無しさん mailto:sage [03/10/16 15:25] >>188 なんだ結局良くVHDLを使いこなせてない半可通か。 馬鹿みたいだなお前。
191 名前:デフォルトの名無しさん mailto:sage [03/10/16 15:45] それ以前にVHDL糞派はタイプが面倒くらいしか言うことが無いんだろう。 本当に馬鹿な論理だ。
192 名前:デフォルトの名無しさん mailto:sage [03/10/16 16:07] そもそも回路図で入力するのが面倒だからHDLを使う。 省力化はきわめて重要なファクターであることにも気づかない大マヌケ
193 名前:デフォルトの名無しさん mailto:sage [03/10/16 16:28] 選択の自由も無くてただただ日々コード書きこなしてる下請け3チャン企業勤めしてるのかお前->>190 お前のやってることは設計じゃなくて、日記つけてるのと同じ。日記は家でつけろ。
194 名前:デフォルトの名無しさん mailto:sage [03/10/16 16:58] >>193 結局仕事出来ない奴がその理由をツールに求めてるだけでしょ? お前の場合。
195 名前:デフォルトの名無しさん mailto:sage [03/10/16 17:04] へー最近はVHDLを腐すにもなかなか屁理屈が必要なんだな。 ま、どっちも使ってると一寸面倒かなー程度で別にここまで 切れる程の事は無いと思うが? 一寸心を病んでるんじゃないですか?
196 名前:デフォルトの名無しさん mailto:sage [03/10/16 17:31] 素朴な疑問。 ほとんど特徴の差が無いVHDLとVerilogをなんで両方使ってるの? 差が無いならどっちか一方だけ使ってればいいじゃん。
197 名前:デフォルトの名無しさん mailto:sage [03/10/16 17:46] >>193 うツ!反論できない
198 名前:デフォルトの名無しさん mailto:sage [03/10/16 20:07] >>196 そりゃ納入先の仕様による。
199 名前:デフォルトの名無しさん mailto:sage [03/10/16 21:53] LSI設計にしても装置設計にしても、構想設計から最終製品まで仕上げるような 仕事であればHDLのたらいまわしなんかされない。あれこれやってるように見えて も所詮は製品の一部のお手伝いをしてるだけ。まっとうな大学出てまっとうな就職 して自分が望まなければそんな風にはならない
200 名前:デフォルトの名無しさん mailto:sage [03/10/16 22:02] なんか荒らしみたいになってるんですが・・・。 学歴の話までし始めたら本当に頭がおかしいのかと 疑わざるを得ない。 貴方が見ている世界だけが全てではない事を知りましょうね。 世の中メーカーしか無い訳じゃない。 外注を卑しむとも捉えられかねない書き込みは見苦しいと しか言いようがないよ。
201 名前:デフォルトの名無しさん mailto:sage [03/10/16 22:27] >>198 なーるほど!食うために選択の余地なんかないわけか。そりゃ設計の優劣なんか 議論しても始まらないわけだね。お客様のお気に召すままってことだね。
202 名前:デフォルトの名無しさん mailto:sage [03/10/16 23:04] 馬鹿もここまで来ると哀れですらある。
203 名前:デフォルトの名無しさん mailto:sage [03/10/16 23:25] >>201 特に何かおかしいとこを言っているとは思えません。 荒らし目的なら何処か余所のスレッドで御願いします。
204 名前:デフォルトの名無しさん mailto:sage [03/10/17 21:14] 他のソフトウェア記述言語(語弊があるかもしれんが)スレならともかく よもやこのスレがこんな荒らしを受けるとはおもわなんだ。
205 名前:デフォルトの名無しさん mailto:sage [03/10/17 22:42] 暇だからVHDLでも書こうかな
206 名前:デフォルトの名無しさん mailto:sage [03/10/17 23:45] >>204 昨日からここに張り付いてる奴ってなんか気持ち悪いよね。
207 名前:デフォルトの名無しさん [03/10/30 17:38] hosyuage
208 名前:デフォルトの名無しさん [03/11/01 19:50] >>13 CyberDogっていうC言語がらみの論理合成ツール 評判よくない
209 名前:デフォルトの名無しさん [03/11/01 21:44] なんか久々にあがってる。 水面下で結構のびてたんだね。 >>188 >HDL以外のまともな言語開発環境を知らん井の中蛙だ。 自分HDLしか知らないんだが、どんなのがあるのかな? カスタムLSIとか作るのも知らん。
210 名前:デフォルトの名無しさん mailto:sage [03/11/01 22:18] >>209 馬鹿を呼び込む蒸し返しは遠慮願いますかね? それとも荒らしたいのか?
211 名前:デフォルトの名無しさん [03/11/20 20:43] 最近(゚Д゚ )ウマーになるかもと思ったのが、 SFLで記述してverilogに変換して使う。ってやつ。 ET2003で東海大学?がその変換プログラム公開してたが、なかなかだった。 ネットで落とせるみたいなこといってたが、そのときのパンフ行方不明w 多分検索すればでてくるんだろうけどね。 とりあえずSFL自体はかなり書きやすい言語だけに、変換プログラムさえマトモならかなり楽になりそう。 すくなくとも最近はやりのCでのコーディングよりは直感的に書けると思うよ。
212 名前:デフォルトの名無しさん mailto:sage [03/11/24 11:20] 最近、systemCを教えて下さいってねーちゃん3人組がでてるCMがあった。 本当はシスティナCといってるらしいが。
213 名前:デフォルトの名無しさん mailto:sage [03/11/26 13:18] >>211 でも同期回路オンリーじゃなかったか?>SFL
214 名前:デフォルトの名無しさん [03/12/01 23:50] VHDLってCが出来たら要らなくなるのか? 最近ハードに近い仕事がしたくて色々調べてみたがやっぱりVHDL→Cってしな いといけないのか? Cをやってたら大体言語の意味は解るのか皆さんの意見をキボンヌ
215 名前:デフォルトの名無しさん [03/12/06 21:59] 工学版のVerilog VHDLスレでこんなのあった。どうよ。 皆、バスブリッジなんかのシステムLSIばっかで、モノ本のフルカスタムはさておき、カスタムLSIなんかやらん(機会がない)のかな? >white.csys.ce.hiroshima-cu.ac.jp/~kitamura/public/note_12.pdf >↑ストアドロジック(マイクロ命令)についてでているね。 >図が出るのが遅いから、右クリックで取り込むのが吉。 >p3には基本の垂直型が。p4には水平型がでている。 >p3の図では、CPU命令を取り込んで、それを順序制御かけてCPU内各所のトランスポートのステートへ制御信号だしてる様(レジスタトランスファ)が見てとれる。 >最近は、高速化の為にストアドロジックじゃなくてワイヤードロジックで組んでるのかな。 >動作は同じだと思うけれど・・・。 ところで、俺、CISCとRISCの性能の違いがしっくりこないんだよな。(特にCPUに対する負荷。サイトによって書いてあることまちまち) CISCってもともと、INTEL系のアドレスライン、データライン共有の為(今は違うけど)の時間的ロスを補う為に、CPU命令を増やしたところから至ってるんでしょ。(パイプラインバスもその為だけど)、 対してRISCはMOTOROLLA(後のPOWERPC)に代表されるようにアドレスライン、データライン別々のパラレルに太いラインもってて、CPU命令を単純にして、CPU内処理を早めようとしたのがRISCでしょ。 この2つの性状の違いってどうよ。
216 名前:デフォルトの名無しさん mailto:sage [03/12/06 23:21] 君の書いた文章通りの違い
217 名前:デフォルトの名無しさん [03/12/07 00:52] 素人なんですがLSIとFPGAの違いを教えてください。
218 名前:デフォルトの名無しさん [03/12/07 01:10] >>217 作り方は似ている。 FPGAもLSIもプログラムで論理を組んでそれをソフト(Cに酷似したVHDL,VelirogHDL,Cで書く専用アプリケーション)で論理合成(実際の回路化(ANDとかORとかの組み合わせ)する。 で、間違えがないがダミーの信号を入れて、回路出力を見るシュミレーション機能があるからそれをして、レイアウト(実物の回路図)にして、またシュミレーションする。 ここからが違う。FPGAはまるで、ROMを焼くようにカキコ機で電圧かければ回路が形成される。 ちょうど、EPROMのようなもの。 対してCPUは以下のような手順で回路を作る。 上記手順でできたファイルをMEBES(メーベス)というファイルに変換してフォトマスク製造装置にかける。 ここで、ネガができる。写真ではネガを拡大プリントして写真にするけど、半導体製造ではそれを超縮小プリントするんだよ(最低でも1/1000倍くらい)。 思いっきりはしょっていうとできたネガフィルムに電子線を当てて(電子線描画装置で超縮小プリント)、純なシリコンチップに焼けば、ちゃんとシリコンチップ上に半導体の基本領域であるp領域とn領域が形成されていく。 もちろん、レジスト(写真の銀の用に半導体にも専用の薬品がある)、エッチングを何段階も繰り返して何層にも半導体層を築き上げていく。
219 名前:デフォルトの名無しさん [03/12/07 01:41] >>215 の >white.csys.ce.hiroshima-cu.ac.jp/~kitamura/public/note_12.pdf に対して、 >p3の図では、CPU命令を取り込んで、それを順序制御かけてCPU内各所のトランスポートのステートへ制御信号だしてる様(レジスタトランスファ)が見てとれる。 はちと分かりにくかったか。 トランスポートとは入出力のこと。実際はこうなってる。 0/1を入力でon/off | ___|\___ | |/ | | | | | |_/|_| \| | 0/1を入力でon,off これで、信号路が両方向Shutされてるか、どちら側かに導通されてるかコントロールできる。 脇から入れる信号は0(GRNにつながってる),1(+につながってる),Z(どこにもつながってない。宙つり)の3パターンあるからトライステート(TriState)と呼ぶ。これを>>215 ではステートと略した。 図だと、各レジスタ、実際に演算するALUの出入り口にコイツが設けられているから、トライステートに信号入れてやれば、データの移動ができる。そういう意味。
220 名前:デフォルトの名無しさん mailto:sage [03/12/07 02:42] >>218 に追加。 MEBESファイルは、元のファイルから、pnpもしくはnpn構造を形づくれる様に、複数枚のマスク(ネガフィルム)を作ってくれる。 もちろん、画面上で、修正して作り直すこともできる。 画面上で見ると、複数枚のフィルムがあるから、ちょうど、別々の縁取りの色フィルムを重ねたように見える。 それで、何層も描画して半導体層を築く。
221 名前:デフォルトの名無しさん [03/12/14 03:46] 失業者用の職業訓練でvhdlの勉強しますた。 基礎的な電子の話から入って、ラッチやffのやセレクタや ステートマシンなども勉強して、ストップウオッチ式カウンタや pmwジェネレータなんかもつくれるようになりますた。 が、入った派遣会社で飛ばされたところがまるっきり関係のないところですた。
222 名前:デフォルトの名無しさん [03/12/14 03:47] 工業板のVHDLスレ落ちたな。
223 名前:hage mailto:sage [03/12/14 04:38] みんな仕事でVHDLかいてるのか? ソフト系にくらべて趣味で使う比率がすくないのかなぁ? 趣味でやるにはCPLDとか天国なのに。
224 名前:デフォルトの名無しさん mailto:sage [03/12/14 05:38] >>223 仕事でも趣味でも書いてるよ。 でももうすぐCに入れ替わるんだろうな。
225 名前:デフォルトの名無しさん mailto:sage [03/12/15 12:56] >>224 System-C や Spec-C のスレってないよね? そろそろ作ってもイイやうな...
226 名前:デフォルトの名無しさん [03/12/17 19:18] 初心者な質問でスマソ。 解説求む process(CLK)--process文。この中では順次処理文で記述する --()の中はセンシティビティリストといい、ここに指定した信号が --変化した時のみ、begin~end process内の記述を実行する。 --ここから下のif文についてよく分からないのです。COUNTは7ビットです begin if CLK'event and CLK = '1'then if RST = '1' or COUNT = "00000000"then COUNT <= DIP; else COUNT <= COUNT-'1'; end if; end if; end process
227 名前:デフォルトの名無しさん mailto:sage [03/12/17 19:56] 学生の宿題なら参考書があるから買ってきてやれ。
228 名前:デフォルトの名無しさん mailto:sage [03/12/17 22:25] >>226 何がわからないかがわからない たぶんVHDL云々より、論理回路がわかってないんじゃないの? つーか、悩むよりもシミュレーションして波形みれば一発じゃん。シミュレーションすれ。
229 名前:226 mailto:sage [03/12/18 08:58] 自己解決しました
230 名前:デフォルトの名無しさん [03/12/18 23:24] みんなは趣味で何を書いているんだ?
231 名前:デフォルトの名無しさん mailto:sage [03/12/22 16:37] >>230 小説
232 名前:デフォルトの名無しさん mailto:sage [03/12/24 14:08] 電気電子板 【悪】物性と情報工学が愚痴るスレ【代官】 science2.2ch.net/test/read.cgi/denki/1072103600/l50 10 :☆必見☆ :03/12/24 13:19 ID:yk+hQdcF 情報工学は ・ハードと直接やり取りするOSカーネル、デバイスドライバ、ブートローダのスレ。 ・カスタムLSI、システムLSIの大規模集積回路のロジックのスレ。 物性は ・液晶、有機EL、プラズマディスプレイ等のスレ。 ・半導体製造でのステッパで行われるnpn、pnp、npnp構造の構築のスレ。 (個人的には、エレクトロマイグレーション、イオンマイグレーション、ラッチアップ等の故障モードにも興味あり) 辺りを建ててくれヨウ! 電子部品は物性と切っても切れない仲だし、情報では、カーネル等に関するスレを見かけないしCPUなんかのロジックを深く語るスレもあまり見受けないし。
233 名前:デフォルトの名無しさん mailto:sage [03/12/24 14:23] HDLのスレで何言ってるんだ?このタコは。
234 名前:デフォルトの名無しさん [04/01/03 10:12] DesignWaveの付録のCycloneボードで何か作った人は居ないの?
235 名前:デフォルトの名無しさん mailto:sage [04/01/04 17:11] VerilogHDLについて質問させて下さい。 テキストエディタでVerilogHDLを記述し、 MAX+PLUSUAdvancedSynthesisにて論理合成、 MAX+PLUSUでシミュレーションとしたいのですが MAX+PLUSUAdvancedSynthesisでのコンパイルの際に Warning: Ignored unnecessary INPUT pin 'CLK' Warning: Ignored unnecessary INPUT pin 'RES' Warning: Ignored unnecessary INPUT pin 'SW0' といった警告文が表示されます。 これのせいでシミュレーションができません。 (Ignoredと書かれたINPUTがシミュレーション段階で表示されないため) 漠然としていて分かりにくいと思いますが、 こいった警告文が出る際に直すべき箇所が分かる方が いらっしゃいましたらぜひ教えてください。 どんなことでも結構です。お願いします。
236 名前:235 mailto:age [04/01/04 17:13] すいませんあげますー
237 名前:デフォルトの名無しさん mailto:sage [04/01/05 23:06] >>235 勘で。 指定しているデバイスに何か問題があるのかも。 もしくは clk, res, sw0 ピンの使い方が悪いとか。
238 名前:デフォルトの名無しさん mailto:sage [04/01/07 07:31] >>235 VHDLのスレでVerilogの質問書いて、しかもageか。 おめでてーな。 漏れはVHDLで同じwarningを見たことがあるから、 多分、原因はアレだろうな。
239 名前:デフォルトの名無しさん mailto:sage [04/01/10 18:31] >>235 氏ねボケが
240 名前:デフォルトの名無しさん mailto:sage [04/01/13 03:13] >>235 clk, res, sw0を回路の中で使っていないとか? >こいった警告文が出る際に こいった際にはALTERAのサイトの中でwarningの内容を検索かけてみるとか
241 名前:デフォルトの名無しさん mailto:sage [04/01/13 06:57] >>235 指定するデバイスに合わせて手動でPIN配置してみては。
242 名前:デフォルトの名無しさん mailto:sage [04/02/06 21:07] VHDLのソースにタグ付けを行うツール(GNU GLOBALのようなやつ)を どなたかご存じないでしょうか?
243 名前:デフォルトの名無しさん mailto:sage [04/02/09 03:09] mito.cool.ne.jp/detestation/l123.swf
244 名前:デフォルトの名無しさん mailto:sage [04/03/05 05:13] www.sakai.zaq.ne.jp/duaof300/adsl/ukagaka.swf
245 名前:デフォルトの名無しさん mailto:sage [04/03/05 11:18] >>244 関西圏だと解るURLだな
246 名前:デフォルトの名無しさん [04/05/18 11:43] quartusを使ってVHDLの説明やってくれてる本は何ですか?
247 名前:デフォルトの名無しさん mailto:sage [04/05/18 20:38] ↓コレで我慢しろ ttp://altimanet.com/solutions/cradle/workshop.htm
248 名前:デフォルトの名無しさん mailto:sage [04/05/18 23:45] 九州なんで無理なんすよ
249 名前:デフォルトの名無しさん mailto:sage [04/05/30 04:12] >235 どんなに小さくてもいいから成功したコードがあるかどうか。 input clk; input xrst; input i_a; output o_b; reg r_d; always @(posedge clk or negedge xrst) begin if (!xrst) r_d <= 1'b0; else r_d <= ~i_a; end assign o_b = r_d; とかでもいいからさ。
250 名前:デフォルトの名無しさん mailto:sage [04/06/21 23:16] ABEL-HDLのシミュレーションソフトってあるんですか?
251 名前:初心者 [04/09/10 22:05:48] 電気板の方でも全く同じ質問をしているので 大変申し訳ありませんがどうか助けて下さい。 12BITのdataを5.5という数値で 割った答えを16BITで出力する回路を 考えています。 答えに少数点以下の数値がある場合は、 整数に繰り上げます。 例えば、 (簡単のため10進数で考えると) 答えが1.1なら → 2とする 答えが1.000023なら → 2とする といった具合です。 関係演算子「 >= 」と 加算演算子「 - 」を使って 解を求めようとしているのですが、 [ 000000111111 >= 5.5 ] のような評価や また、[ 000000111111 - 5.5 ] のような計算が出来ません。 データタイプの異なるものに対して どのようにしたら評価できるのでしょうか? どうか教えて下さい。
252 名前:デフォルトの名無しさん mailto:sage [04/09/15 23:09:19] VHDLそこそこ出来るようになったら、計測システムとかはソフト屋に出すのやめて、 とっつきにくいC++とかお勉強するのもやめて 言語が似ているPascal・Delphiとかに逝くもよいかな? あるいはもし開発環境あるならVHDLのベースとなったAdaへ逝くって手もあるかもしれんが?
253 名前:デフォルトの名無しさん mailto:age [05/01/16 19:47:35] ほしゅ(´・ω・)
254 名前:デフォルトの名無しさん mailto:sage [05/01/16 20:48:25] 最近はC++が基本になってるSystemCとか流行ってるみたいだね
255 名前:デフォルトの名無しさん mailto:sage [05/01/16 20:57:00] >>254 流行ってるって言っても、研究レベルでな。
256 名前:デフォルトの名無しさん mailto:sage [05/01/16 20:59:07] >>255 216.239.57.104/search?q=cache:KGF_taWNgecJ:ne.nikkeibp.co.jp/members/NEWS/20040716/104536/+SystemC&hl=ja&lr=lang_ja&inlang=ja
257 名前:デフォルトの名無しさん mailto:sage [05/01/17 13:00:10 ] 漏れが昔やってた頃はVerilogかVHDL使ってた シノプシスがボッタクリで大儲けしてた頃(今も?) 最近はSytemCなの?本屋で糞高い本が売ってたよ
258 名前:デフォルトの名無しさん mailto:sage [05/01/18 22:26:51 ] RTLじゃないと信用できない俺はジジイ?
259 名前:デフォルトの名無しさん mailto:sage [05/01/19 21:04:50 ] Gateでないと信用できない人達がまだ生きています。
260 名前:デフォルトの名無しさん mailto:sage [2005/03/27(日) 23:17:40 ] SystemCは完全に破綻しました。
261 名前:デフォルトの名無しさん mailto:sage [2005/06/03(金) 05:30:34 ] ttp://www.ascii.co.jp/1chip find.2ch.net/?STR=%A3%B1%A5%C1%A5%C3%A5%D7&COUNT=10&TYPE=TITLE&BBS=ALL
262 名前:デフォルトの名無しさん mailto:sage [2005/06/14(火) 22:47:21 ] aaa aa
263 名前:あげ [2005/07/08(金) 05:42:53 ] >>260 SystemCは完全に破綻しました。 でもさ、論理順序回路を高級言語で記述するってゆー考え方は間違ってないと思うんだが、 手続き型言語がそれに向いているのかどうか、むしろ関数型(functional: 機能的)言語の方が イイのでは?…という様な事を考えてみないか>プ板の皆の衆!
264 名前:デフォルトの名無しさん mailto:sage [2005/07/08(金) 08:43:09 ] >>263 関数型言語は絶対に向いてないな。 ハードウェアって再起呼び出しできないし。 っていうか、HDL の類でも、レジスタ間の結線の仕方とかを記述する部分は 手続き型で書くのが一般的だし、実際それがベストだと思う。 ハードウェア記述する上で、手続き型言語に足りてない部分は、 モジュール記述の仕方と、ビット幅指定、並列化構文かな。 モジュールの記述はオブジェクト指向言語の、interface, class 的な構文、 ビット幅指定は C++ のテンプレートみたいな感じ、 (実際、↑の2つはSpecCとかではそういう文法になってるし) 並列化構文は、Cωの奴みたいなのがあって欲しいかも。 Cωの並列化構文は、↓の Cω Concurrency に概要説明あり。 research.microsoft.com/Comega/doc/comega_whatis.htm
265 名前:デフォルトの名無しさん mailto:sage [2005/07/08(金) 21:53:15 ] Cだって再帰は書けるし、プログラムの記述とそれをコンパイルした結果の回路とが きれいに対応している必要性は、高級言語なんだから必ずしも無い。 既存のHDLはFPLを知らない人達が考えたものだろうから、手続き的に書く様になっているんじゃないのかな? もちろん、ソフトの世界には無い様なアナログ的な問題がハードにはたくさんあって、 そう簡単に使い物になるとは思わないけど、可能性を考えてみるのは面白いと思う。 実用指向の議論は、シミュ板か電子板でやればいいし。
266 名前:265 mailto:sage [2005/07/08(金) 22:12:32 ] ↑のFPLは Functional Programming Language です。 Field Programmable Logic ではありませんので、念の為。
267 名前:デフォルトの名無しさん mailto:sage [2005/07/08(金) 22:35:31 ] >>265 いやー、ソフトの世界でも未来が薄いもんにハードの世界での活躍は期待できないと思うよ。 関数型言語もHDLも両方触ったことあるけど、両者の親和性が高いと思ったことは1度もない。 あとさ、HDLはFPLを知らない人たちが考えたという発想がまずなんかおかしい気がする。 関数型言語は、 LISPの開発開始が1958年、COMMON LISP ができたのすら1980年。 Scheme はできたのは1975年。 Haskell でようやく1987年。 一方、HDL は、 VHDL は ADA (1980年誕生)を見本にしていて、1985年に成立。 Verilog-HDL はさらに遅くて、1989年。 関数型言語を知らないってことはないと思う。
268 名前:デフォルトの名無しさん mailto:sage [2005/07/09(土) 01:37:14 ] ぐぐったら、こんなの発見しますた; The Lava Homepage ttp://www.cs.chalmers.se/~koen/Lava/ Lava is a hardware description language based upon the functional programming language Haskell.
269 名前:デフォルトの名無しさん mailto:sage [2005/07/17(日) 19:39:41 ] ム板にもあったんだ
270 名前:デフォルトの名無しさん mailto:sage [2005/08/30(火) 10:14:40 ] VHDLにおいて。以下の分を1個のレジスタで済ませるには場合にはどうすればいいんですか? シフトレジスタだとレジスタ3つ分になりますよね・・。そうではなくて、1クロックで SINの信号がREG1〜REG3を通り、SOUTになるようにってできるんですか?意味的にはSOUT<=SINになりますが。。 process(CLK) if(CLK'event and CLK='1') then REG1 <= SIN; REG2 <= REG1; REG3 <= REG2; SOUT <= REG3; end else; end process;
271 名前:デフォルトの名無しさん mailto:sage [2005/08/30(火) 21:46:59 ] 作りたい回路の回路図を書いてみろ。
272 名前:デフォルトの名無しさん [2005/09/04(日) 20:32:42 ] vhdlで、ランダムって発生できます? かなりムズイんですが・・・
273 名前:デフォルトの名無しさん mailto:sage [2005/09/04(日) 20:40:00 ] ソフトでできるのと同様のものなら発生できる。
274 名前:デフォルトの名無しさん mailto:sage [2005/11/26(土) 11:58:35 ] てすと
275 名前:デフォルトの名無しさん mailto:sage [2006/03/22(水) 16:23:27 ] 【Verilog】記述言語で論理設計 Project3【VHDL】/ science4.2ch.net/test/read.cgi/denki/1123173110/l50
276 名前:デフォルトの名無しさん mailto:sage [2006/03/22(水) 23:47:24 ] >>270 process(CLK) variable REG1,REG2,REG3 : std_logic; begin if(CLK'event and CLK='1') then REG1 := SIN; REG2 := REG1; REG3 := REG2; SOUT <= REG3; end if; end process; REG1〜3をなんに使うかは知らないがw
277 名前:デフォルトの名無しさん mailto:sage [2006/03/22(水) 23:57:54 ] Cでいえば、さしずめ int function(int *sin){ int* reg1; int* reg2; int* reg3; reg1 = sin; reg2 = reg1; reg3 = reg2; return *reg3; // SOUT } といったところか。
278 名前:デフォルトの名無しさん [2006/03/23(木) 10:39:52 ] hs
279 名前:デフォルトの名無しさん mailto:sage [2006/05/24(水) 10:03:32 ] VHDLの開発環境がフリーで手に入るとこないですか? 機能制限でフリーであったって話を聞いたんですけど 見つからなくて・・
280 名前:デフォルトの名無しさん mailto:sage [2006/05/24(水) 10:13:42 ] Verilogのシムならぐぐればあるのだが シムじゃなくて無償ツールなら、寺とか罪のサイト逝け ていうか電気板の方が反応よいと思われ
281 名前:デフォルトの名無しさん mailto:sage [2006/05/24(水) 23:02:13 ] 電気板って軽の話題持ち込んだアホのせいで荒れてるからなぁ
282 名前:デフォルトの名無しさん mailto:sage [2006/05/24(水) 23:03:50 ] 【Verilog】記述言語で論理設計 Project4【VHDL】 science4.2ch.net/test/read.cgi/denki/1143016023/ 【FPGA/CPLDスレ】 XILINX/ALTERA/Lattice/Actel 05 science4.2ch.net/test/read.cgi/denki/1139847266/ こんなとこかな
283 名前:デフォルトの名無しさん [2006/07/18(火) 00:39:48 ] age
284 名前:デフォルトの名無しさん mailto:sage [2006/07/18(火) 01:06:02 ] 暇な人が居ないようですね
285 名前:デフォルトの名無しさん mailto:sage [2006/07/18(火) 01:17:20 ] この話題は電気・電子板なんだよな
286 名前:デフォルトの名無しさん [2006/09/08(金) 22:56:22 ] 複数個のnビットデータから最小の値のデータを選び出す回路は、 もっとも最速の回路を作ろうと思った場合、どういう考え方(アルゴリズム?)でHDLを記述すれば いいでしょう?
287 名前:デフォルトの名無しさん [2006/09/09(土) 04:56:47 ] たとえば n=3 のとき 111 110 101 100 011 010 001 000 の中の最小は 000 っていう意味? 先頭の bit から見て 0 が一番沢山並んでるのが最小でいいような。
288 名前:デフォルトの名無しさん mailto:sage [2006/09/09(土) 07:59:35 ] 複数個のデータがどうやって与えられるかが問題。 nxmで全部パラレルに入ってくるのか、 nbitのパラレルがclock同期で何度か入ってくるのか、 その場合何個目がデータの終わりになるのか等、 条件が不十分すぎると思うよ。
289 名前:デフォルトの名無しさん mailto:sage [2006/09/11(月) 19:38:44 ] >>286 最速と言うからには組み合わせ回路になると思う。 組み合わせ回路なら最速を考えるのは合成ツールの仕事。 適当なアルゴリズムを書けば勝手に合成ツールが考える。 もちろん最初の展開後の回路が莫大過ぎると合成終わんな いので、ほどほどにはしておく必要はある。
290 名前:デフォルトの名無しさん [2006/12/29(金) 06:10:58 ] 1chipMSXが販売開始されたようですが VHDLソース書き換え試したひといる?
291 名前:デフォルトの名無しさん mailto:sage [2007/04/25(水) 13:45:03 ] あげてもいいかな?
292 名前:デフォルトの名無しさん mailto:sage [2007/04/25(水) 20:51:25 ] >>290 います
293 名前:デフォルトの名無しさん mailto:sage [2007/05/01(火) 04:42:50 ] あげてもいいかな?
294 名前:デフォルトの名無しさん mailto:sage [2007/05/01(火) 04:54:47 ] ネタじゃなかったらこちらへ 【Verilog】記述言語で論理設計 Project5【VHDL】 science6.2ch.net/test/read.cgi/denki/1174319964/l50
295 名前:デフォルトの名無しさん mailto:sage [2007/05/01(火) 06:51:27 ] ここじゃだめ?
296 名前:デフォルトの名無しさん mailto:sage [2007/05/07(月) 04:37:48 ] あげないとたいへんなことになります
297 名前:デフォルトの名無しさん [2007/05/07(月) 04:50:23 ]
298 名前:デフォルトの名無しさん mailto:sage [2007/05/10(木) 21:57:17 ] >>297 GJ! これでこのスレもしばらく安泰じゃ
299 名前:デフォルトの名無しさん [2007/05/30(水) 14:49:59 ] .
300 名前:デフォルトの名無しさん mailto:sage [2007/06/15(金) 00:10:41 ] ちゃんと内容のあるカキコしろよ:
301 名前:デフォルトの名無しさん mailto:sage [2007/06/15(金) 21:29:16 ] ぐは、折角頑張って書いたのにぜんぶ自動削除された・・・(鬱
302 名前:デフォルトの名無しさん mailto:sage [2007/06/17(日) 19:19:34 ] 自動削除?
303 名前:デフォルトの名無しさん mailto:sage [2007/11/18(日) 14:26:18 ] dfbdfdfdf jfgfgj tutututr mfmmfhf kukutk yeryryrr
304 名前:デフォルトの名無しさん [2007/11/30(金) 21:35:21 ] Verilogのスレは無いの?
305 名前:デフォルトの名無しさん mailto:sage [2007/11/30(金) 21:37:20 ] aruyo
306 名前:デフォルトの名無しさん [2008/02/17(日) 15:21:29 ] doko?
307 名前:デフォルトの名無しさん mailto:sage [2008/02/18(月) 21:43:47 ] >>306 >>294
308 名前:デフォルトの名無しさん [2008/07/08(火) 19:45:19 ] VHDLが分かる方いませんか?
309 名前:デフォルトの名無しさん mailto:sage [2008/07/08(火) 23:06:23 ] 【Verilog】記述言語で論理設計 Project6【VHDL】 science6.2ch.net/test/read.cgi/denki/1204914170/l50 荒れてるけどこっちの方がいいべ。
310 名前:デフォルトの名無しさん [2008/07/09(水) 20:06:59 ] ひさびさにみにいったら確かに荒れててわろす
311 名前:デフォルトの名無しさん mailto:sage [2008/07/13(日) 13:23:54 ] ワロスワールドならこっちの方がワロスw やねう企画代表者やねうらお(本名・磯崎元洋)が ・ソフトウェアの不正コピーを行っていた ・労働契約上の違反をしていた ・他は不正コピーしていないことを証明しようとしてエロゲーのパッケージを発見し、 写真に撮ってアップロードしようとした。 d.hatena.ne.jp/pmoky/19000106 やねう企画の裏側(競馬の詐欺ソフトの製作現場) d.hatena.ne.jp/pmoky/20060510 d.hatena.ne.jp/pmoky/20060511 d.hatena.ne.jp/pmoky/20060512 有限会社やねう企画(所在地・大阪府八尾市末広町2−1−2)が計画倒産 www.sia.go.jp/~osaka/zenso/19.09.pdf やねうらおプロフィール 性格:友達から「チンピラ」「ヤクザ」と呼ばれている。前世で殺人鬼だった宿業を背負っているという妄想(自覚)あり。 最終学歴:専門学校卒 主な職歴:有限会社センキ(凌辱系アダルトゲームの製作会社)を経て独立、有限会社やねう企画を設立、2006年に計画倒産 代表作:『夜這いマニア』『盗撮マニア』『お楽しみCDシリーズ』『競馬詐欺ソフト』『BM98』 やねうらお語録 >「ワシのほうが潔癖やと思うんやけどな。 >絶対に違法コピーのソフトしか使わんし。 >たとえば強盗に入ったときに、ちょっとかわいそうになって >十万円だけ残してったら、おかしいやろ? >自分の『強盗する』という意思に対して矛盾やろ? >だからワシは、一個も買ったソフトを使ったことがない!!」
312 名前:デフォルトの名無しさん mailto:sage [2008/07/13(日) 14:44:57 ] コピペ乙
313 名前:デフォルトの名無しさん mailto:sage [2008/07/22(火) 01:31:17 ] 今世紀最大の正真正銘のキチガイ弓月城太郎(>>311 )にやねうらおは絡まれている。 弓月城太郎は正真正銘のキチガイ 【自作自演】弓月城太郎氏に関するまとめ【神秘体験】 d.hatena.ne.jp/yaneurao/20080619
314 名前:デフォルトの名無しさん mailto:sage [2008/07/22(火) 01:32:19 ] >>311 今世紀最大の正真正銘のキチガイ弓月城太郎(>>311 )にやねうらおは絡まれている。 弓月城太郎は正真正銘のキチガイ 【自作自演】弓月城太郎氏に関するまとめ【神秘体験】 d.hatena.ne.jp/yaneurao/20080619
315 名前:デフォルトの名無しさん [2008/10/02(木) 07:26:11 ] 保守
316 名前:暇だから来てみた ◆TampgQ3z9g mailto:sage [2008/10/04(土) 00:46:06 ] 保守 ・・・・まだあったのか