【FPGA/CPLD】 XILINX ..
[2ch|▼Menu]
2:774ワット発電中さん
20/03/28 11:37:22 SiEoEGjP.net
O2

FPGAマガジン (CQ)
URLリンク(shop.cqpub.co.jp)
FPGAマガジンNo.20 発売中断のお知らせ
URLリンク(fpga.cqpub.co.jp)

URLリンク(www.tokudenkairo.co.jp)
URLリンク(www.nahitech.com)
URLリンク(nahitafu.cocolog-nifty.com)
URLリンク(twitter.com)
(deleted an unsolicited ad)

3:774ワット発電中さん
20/03/28 11:48:56 1vSCUnab.net
~~-~------~~~~~~---~~~~~~--~--~~----~-~-~~-~~~-~-~~-~~~----~~---~~--~-~-~---
~~~-~~~--~~------~--~~--~~--~~-~--~~------~~~-~~-~~-~~-~--~~~~--~--~~~--~--~
~~---~---~~-~-~-~~--~~---~-~~--~---~-~~-~-----~-~~~~~~~---~--~-~---~~~~~-~~~
~~-~-~~~~~~-~-~~-~-~~~~-~--~----~~~--~~--~----~-~-~-~~-~~~-~~~~---------~---
---~---~--~-~-~-~~-~-~-~------~~----~--~~~~~--~-~~~-~~-~-~~-~~~--~-~~~-~-~~~
~----~-~--~~~-~----~~~~-~~--~---~-~~~~~~~~~-~~~~---~---~--~---~--~--~-~~--~~
~-~--~~-~-~----~--~----~---~~~~~--~--~--~------~~-~~~--~~--~-~~~-~~~~~~~~-~~
-------~-~~---~~~~-~~-~-~-~~~~~~----~~-~--~~---~------~~~---~-~-~-~~~~-~~~~~
----~-~--~~~~~~~-~-~~~---~~~~--~---~-~~~~----~--~--~~-~--~~~-~-~-~-----~~~~-
~------~~-~--~-~-~~-~----~~-~~~~-~~~~~~---~-~--~-~~~~---~-~-~~---~-~~~--~~--
--~~-~-----~~~-~-~~----~-~---~~-~-~-~~-~~~-~-----~~-~~~~-----~-~~~-~-~~~-~~~
-~---~--~~~-~---~~--~~~~~~~~--~--~--~--~-~-~---~--~-~~~-~-~~--~--~~~~-~--~-~
---~~~--~~~~-~~~-~~~-~~---~--~~---~~-~~-~-----~~~~---~---~-~-~---~---~~~~-~~
--~~~~-~--~~~~-~~~~~--~--~---~-----~-~~~----~~~~~~~~~-~-~~~--~--~-----~~----
---~~-~--~--~--~~-~---~~~-~---~~---~~-~-~------~~~-~~~~-~~~-~~~-~~-~-~-~--~~
~~-~----~-~-~-~~--~-~~------~~~---~--~~~--~--~~-~-~----~~-~~~~~~~-~~~~---~~-
~~---~~~~--~~-~--~-~-~~-~~--~-~~--~---~-~---~-~~--~~~--~~--~~--~-~~-~---~~~-
--~-~-~---~--~~~--~-----~--~-~~~------~~-~~----~~-~~--~~--~~~-~~~-~~~~~~-~~~
~~~~~~-~-~-~~~~-~--~~~---~~------~~--~--~~-~--~~~-~-~~-~-~-~~---~--~~-~-----
~-~--~~~---~--~--~-~-~~~---~~-~-~~~-~-------~-~~~~~-~~~--~-~---~--~~-~--~~~~
~-~----~~-~~~-~----~---~~--~~--~-~-~-~--~-----~~~-~--~~-~-~~-~-~~~-~~-~~-~~~
~-~-----~--~~~~~---~~---~---~~--~~-~~~-~~~~~--~---~~~----~---~~~--~~-~~-~-~~
--~-~~~~-~----~~~~~~~--~-~-~-~-~-~~-~----~---~----~-~-~--~--~-~~-~-~-~~~~~-~
-~-~~~~~-~-~--~~~-~--~~~--~~--~----~-~-~~~~--~--~-~~~---~~---~-~-~~~-~---~--
~------~-~~--~~-~~-----~~-~~~~--~~~-~-----~-~--~-~----~~~~--~~~-~~~-~~~~~--~
-~-~-~~~------~~~-~~--~--~~-~-~~~~~--~------~---~~~~~---~~~~~--~-~----~~~-~~
~~~~-~~~~~-~---~----~---~~~--~~-~-~-~~-~----~-~--~~~~-~-~~-~-~~~---~~---~---
~-----~---~~~-~~~-~~~~----~~--~~~~~~~--~-~~--~~--~-~-~~~~-------~-----~-~~~~
---~-~----~~~~-~-~-~~-~~--------~~~-~---~~~--~----~~--~-~~~-~-~~-~~-~-~~~~~~
-~~~---~----~-~--~~---~---~~-~~--~-~~-~~~----~~--~~~~~~~-~~-~~-~-~--~-~--~-~
~~-~~-~~~--------~-~-~~~--~~--~~~---------~~-~-~----~~-~-~~~~--~~~~-~~-~~-~~
--~~--~~~---~~~~~-~~~-~-~--~~-~-~--~~-~--~~~~~-~----~--~-~-~~-~---~-~~~-----
~~~~~~~~-~~~-~-~--~-~~~--~~~--~~--~--~--~-~--~~-~-----~~~-~--~~----------~~~
-~--~-~-~-~~----~-----~---~~~~-~--~~--~~~~~~~-~~-~~~~---~~--~~~~---~-~~~----
~----~-~--~~~~-~-~~~--~--~---~~~~-~--~~--~~---~---~~-~~~--~~--~---~~~~~-~-~-
--~---~-~---~~~~-~~~-~--~-~~~--~~---~~--~-~--~~~~--~~--~----~--~-~-~-~~~-~~~
---~~~--~~-~--~-~~~-~~~--~---~~~~----~----~-~--~~~-~-~~--~-~~-~~~-~~~-~----~
--~--~--~~~----~-~~-----~-~~~~--~-~-~~-~~-~----~~-~---~~-~~~~--~~~-~~~--~~-~
~~~~~-~~~----~~~-~~-~~--~~~--~-~~~~~--~--~~-----~-~~--~---~----~-~~~~-~-----
~-~---~--~--~~~~~~~~---~-~~-~--~~~~~~~-~-~---~~--~~--~---~~~~---~----~--~~--
~--~~~~-~-----~--~-~~~-~~~--~--~-~~-~~---~~~-~-~~---~-~---~---~~~~~---~~--~~
~-~--~~-~~~-~-~~~-~---~~~~~--~---~--~~--~~-~~~-~~~~--~--~-~-~-~~---~----~---
-~~~~-~-~---~-~-~~--~--~~----~~---~~-~---~-~~--~-~-~-~--~-~~-~~~~-~--~~--~~~
~--~-~~--~--~-~~-~~-~~-----~~---~~~-~~~~-~-~-~-~~~~~-~-~----~------~~~~~---~
~~~-~~--~--~~~-~--~~---~~--~-~-~~~--~~-~-~--~-~~~~~--~~~---~~-~----~---~-~--
~-~-----~~-~~~~~~-~--~---~--~--~-----~-~-~-~~-~-~~~~~~~~~--~~-~-~--~--~---~~
~~-----~--~~-~~-------~~--~~~~---~~~-~~-~~~~-~~-~-~~--~~~~-----~~-~--~-~~--~
~~~~~~~~~-~-----~~~----~~-~~~~-~---~--~--~--~~-~~---~~~~~--~--~---~-~-~--~--
----~-~---~--~-~-~~~-~~-~~~--~~~~-~---~---~~-~--~~~-~~-~~---~~~-~~~~---~~---
-~~----~~~--~-~~~--~~~~~-----~-~-~~-~~~-~~-~~-~~~-~--~~----~~-~--~-~----~~--

4:774ワット発電中さん
20/03/28 12:01:55 TkxtfS1J.net
おつおつ

5:774ワット発電中さん
20/03/28 12:49:44.13 Kcm9nAFZ.net
外部からのパワーオンリセットがない。
MAX10 のパワーオンリセットをFPGA内部で取り込みたい。
 assignment にPower-up-levelてのがあってこれを設定するとPowerON時のレベルは設定できる
んだが、リセットパルスを出す方法がわからない。
レジスタのINをLOW、OUTをHighにするとうまくいくかなっと思ったのだがそうすると、
残念なことにHに張り付く。レジスタに設定するとレジスタが生成されないで設定値になってしまう。
そもそもレジスタの初期値が不定なんだから、レジスタの初期値が設定できないとどうにもならない。
なんか方法がないか?
不定とOR H なら H
不定とAND L なら L
なんかできそうかなと考えてみたが、やっぱり時間差がないとパルスを出すのは無理な。
難しいもんだな。

6:774ワット発電中さん
20/03/28 13:31:52 P5vnOFCo.net
>>5
URLリンク(www.macnica.co.jp)

普通にレジスタに初期値与えたらええんちゃうの?

7:774ワット発電中さん
20/03/28 13:45:18.11 n4Ik6lTN.net
普通にクロック使えばいいだろ
それともクロックを一切使わない(or 使ってはいけない)、組み合わせ論理だけの回路でも作っているのか?
もし、それが絶対条件と言うなら もうパズルの世界
不可能ではないだろうけど、そういったクイズには興味ないね

8:774ワット発電中さん
20/03/28 14:12:10 Kcm9nAFZ.net
>>6
滅茶うまくいった。もうあきらめてPowerONreset回路を外部で配線しようかと思ってたところ。
//---------------------------------------
// power on reset
//---------------------------------------
reg [7:0] pwonreg = 8'hff;//initialize to 1111111
always@(posedge gclk) begin
pwonreg[7:1] <= pwonreg[6:0];
pwonreg[0] <= 1'b0;//initial = 0 then out streem is 000000011111111
end
assign reset = pwonreg[7] | extreset;
assign pwonout = pwonreg[7]; //virtual power on level monitor

9:774ワット発電中さん
20/03/28 14:35:43.30 Kcm9nAFZ.net
>>7
クロックとかの問題じゃなくて単純にレジスタの初期化ができないと思い込んでいただけ。
テストベンチで初期化できるのは、当然理解していたが、ターゲット側が
  reg [7:0] pwonreg = 8'hff;//initialize to 1111111
これでPowerON時に好きな値に初期化できるとは思っていなかった。
バカみたいなことだが、それでWaveが真っ赤になるので困っていた。レジスタが初期化できるのなら
何の苦労もなかった。w
でもなんか変だよな。教科書的には
 always@(posedge gclk or negedge res) begin
  if(res)...
    dff <= 1b'0;
  else
    dff <= dff + 1;
  end
こういう書き方が圧倒的に多いだろ。だから強制的にリセットしないとできないのかとてっきり思いこんでいた。
それでないとこんな回路は必要ない。
negedgeの意味は非同期リセットになるからパワーオンリセットをつなぐことを意味するんだよな。
だったら
 reg dff = 1'b0;
 always@(posedge gclk) begin
   dff <= dff + 1;
  end
こう書くべきだな。
非同期resなんていらないよ。これでおしまいじゃん。あふぉらし。教科書が悪い。完璧に間違ってるわ。

10:774ワット発電中さん
20/03/28 15:57:29 JjdVqAP9.net
論理合成ツールに依存するから教科書ではリセットでの代入を書いてる
FPGAでいうとIntelもXilinxも初期値設定に対応してて、Xilinxなんかはリセット使わず宣言時に初期値を与えろとまで言っている
しかし、ASIC出身のうちの部署では未だに宣言時の初期値は使用禁止になってる
最後にASICやってたの20年近く前なのに

11:774ワット発電中さん
20/03/28 17:08:18 dXtLMS1E.net
ASICも初期値できるようになればいいのにね

12:774ワット発電中さん
20/03/28 17:32:47 n4Ik6lTN.net
reset/set 付きのD/FFは 無しに比べて、当然セルサイズがでかい
ASICなら、後は考えるまでも無い

今まで一体やってたんだ?、レベルが知れるよ

13:774ワット発電中さん
20/03/28 18:49:08.44 TcOORnta.net
FPGAだとコンフィグレーションのときに初期化相当のことをするだろうけど、ASICはそれはないよね?
昔のしか知らないけれど、そのときは、要所要所で、非同期リセット入力を使って初期化するように
求められた。

14:774ワット発電中さん
20/03/28 18:53:16.13 TcOORnta.net
>普通にクロック使えばいいだろ
外部クロックが停止しているときに、なんらかのフェイルセーフがないといかんよね。
デバイスがその仕組みを持ってればいいけど。

15:774ワット発電中さん
20/03/28 20:26:23 Kcm9nAFZ.net
FPGAはなんだかんだと難しいわ。PCに比べると100倍くらいマイコンはむつかしいが
FPGAはマイコンよりもさらに100倍難しいな。
もうハードは出来上がってるのにもしピン配置が通らなかったらどうすんの?
これは心臓に悪いな。最終的に動くかどうかドキドキだな。

Error (251005): Can't recognize value PIN_34 as a legal location -- specify a legal location
Error (251005): Can't recognize value PIN_35 as a legal location -- specify a legal location
Error (251005): Can't recognize value PIN_36 as a legal location -- specify a legal location
Error (251005): Can't recognize value PIN_37 as a legal location -- specify a legal location
Error (251005): Can't recognize value PIN_40 as a legal location -- specify a legal location
Error (251005): Can't recognize value PIN_31 as a legal location -- specify a legal location

空きピンなのにこんなんがでてる。なにこれ?
シミュレーションできてたので、いままで気が付かんかった。
assignmennいじくっていて電源が2.5Vだったので3.3Vにしたら消えたw 結果オーライ。
でもまだまだcriticalなワーニングが出てる。

16:774ワット発電中さん
20/03/28 23:35:55.61 J23eHurY.net
>>15
マイコンはデータシートを読み込んで細かいところまで理解しないと動かせないけど、
FPGAは割と好き勝手にピンを使えるからHDLさえ書ければ楽な気もするな。
IDEやシミュレーターの使い方を習得するのは面倒だし、コンパイルに時間かかりすぎて辛いけど。

17:774ワット発電中さん
20/03/28 23:50:41.30 TkxtfS1J.net
合成早いPCを作りたいとしてCPU(シングルスレッド、マルチスレッド)、メモリ、ストレージのどれを優先すればいいんだろうか

18:774ワット発電中さん
20/03/29 00:01:14.53 yKzDax5w.net
>>17
10年前に調査したときはクロックだった。最近は色々変わってるだろうからようわからん。
クラウド上で開発環境を構築するのがベターな気がする。使うたびに金かかるけど1時間数十円とからしい。

19:774ワット発電中さん
20/03/29 03:00:01 pg9r79B6.net
当方、本職はプログラマ。
FPGAに興味を持って勉強中。
terasicの評価ボード使ってやりたいことの目途が立ったんだけど、それ専用のボードを設計する知識がない。
何か参考になりそうな本とかありませんかね?

20:774ワット発電中さん
20/03/29 10:37:12 yKzDax5w.net
>>19
基板設計の知識・経験がないという事でしょうか。
回路は評価ボードの回路図を参考にすれば概ねOKですが、アートワークは細かいところまで考えると難しいですね。
でもアートワークはとりあえず接続さえ間違わなければ一応は動きますけどね。

SoCFPGA使ってBSPがどうとかの話だと自分はよくわからねーっす。

21:774ワット発電中さん
20/03/29 13:12:06 VYn1+PTz.net
module addctl(   
      input wire gclk,eclk,rclk, we3,rd3,we2,run,
      output wire ctreset,pr_wen,rw_eclk
);
      reg we3rd3;
      reg rw_eclkout;
      wire rw_eclkin;
      always @(posedge gclk)begin
          we3rd3 <= we3 | rd3;
          rw_eclkout <= rw_eclkin;
      end
      assign rw_eclkin = (we3rd3  & !run) | (eclk & run);// addup
      assign rw_eclk = rw_eclkout;
      assign pr_wen = we3 & !run;
      assign ctreset = run ? rclk : we2;
endmodule
 
ここでmodelsimでRTLデバッグするとpr_wenは波形がでている。にも拘わらずwe3rd3がでていない。
なんでだろ。 意味不明なのでPrime19にvupしてみたが同じだった。
変な現象が発生したときはtechnologymap viewerでみると時々配線ができてないことがあるのでそれも
確認してみたが、正常にレジスタが生成されて配線ができている。わからんよーーー。

22:774ワット発電中さん
20/03/29 14:17:15 pg9r79B6.net
>>20
>基板設計の知識・経験がないという事でしょうか。
ですです。
terasicのDE10-Liteを使ってるんですけど、これって回路図の提供されてるんですかね?
インストールメディアが無かったから、公式サイト漁ってみます。
CQ出版のMAX10のキット付き本に、回路設計に役立つものがあるらしいので、それも探して見ます。

23:774ワット発電中さん
20/03/29 14:35:41 yKzDax5w.net
回路図
URLリンク(faculty-web.msoe.edu)

必要ない部分はゴッソリカットしてGPIOピンにしてしまっても良い。

24:774ワット発電中さん
20/03/29 22:06:11 pg9r79B6.net
>>23
わざわざ探していただきまして、本当にありがとうございます。
これで一歩進めそうです。

25:774ワット発電中さん
20/03/30 17:01:24.15 DkBEl0Q8.net
そーか
AMDはVerilogなんだな
URLリンク(pc.watch.impress.co.jp)

26:774ワット発電中さん
20/03/30 22:53:07 Q7qCFeXz.net
NIOS IIのコンパイルはマイコンに比べると大分遅いんだな
トライアンドエラーをしてると時間がどんどん消えていく

27:774ワット発電中さん
20/03/30 22:56:29 I91ia+/X.net
使ってない場所の処理がいい加減なんじゃね

28:774ワット発電中さん
20/03/30 23:10:58 Q7qCFeXz.net
と、いいますと?

29:774ワット発電中さん
20/03/31 08:27:12 xUlLQTAl.net
NIOSのコンパイルはそんなに時間かかんなくね?
毎回BSPまでコンパイルしてんのか?

30:774ワット発電中さん
20/03/31 15:18:59 IKXOXrG/.net
昨日初めて使ったのであやふやですが、Cを書き直したあとにcleanでコンパイルしてます。
これで約2,3分かかり、デバッグ開始にまた1分くらいかかってます。
普段使ってるルネのマイコンだと1分かからずにコンパイル+デバッグ開始できるのでだいぶ遅いなと

31:774ワット発電中さん
20/03/31 15:22:56 DK/CLr0r.net
CPUが省電力モードとかいうオチ

32:774ワット発電中さん
20/03/31 16:21:57 OTlvlsew.net
あまり開発に向いてないPC使ってるんじゃね?
ルネのマイコンのプログラム規模が不明だけど、詰めるだけ詰め込んだりしなければ10秒とか20秒で終わるでしょ

33:774ワット発電中さん
20/03/31 20:55:12 xUlLQTAl.net
>>30
毎回クリーンする必要はない
一度コンパイルすれば以後変更されたファイルのみコンパイルされる

34:774ワット発電中さん
20/03/31 20:55:32 PXfwAMX9.net
20年くらいぶりにxc9572xlを使ってみようと思うのですが、パラレルケーブル3を作れば良いのですかね?

35:774ワット発電中さん
20/03/31 23:04:15 +OosvgeH.net
あぶねー
国際貨物受け入れる停止っぽいね
つい先週digikeyでDE0-CVとDE1-SoCかって届いてたけど
1週間遅れてたら危なかった

36:774ワット発電中さん
20/04/01 01:16:03 6DEtsDUG.net
(秋月の通販はまだ大丈夫だよな…?)

37:774ワット発電中さん
20/04/01 06:17:03 xofnfk6X.net
>>36
八潮から出荷された物が通関通るようなとこに住んでなければ

38:774ワット発電中さん
20/04/01 06:53:50.49 ZVKADkV/.net
秋月に入荷しない可能性

39:774ワット発電中さん
20/04/01 11:30:30 AH3V79x7.net
在庫有なら良いんだけどな
中華生産のはやばそうだな
漏れも中華LASERのOHP1月に注文したのでセーフだった

40:774ワット発電中さん
20/04/01 14:03:48.23 XZU3OS/h.net
オキニから「明日来てくれたら、追加無しで基盤やらない♪」って4月1日の0:03頃に連絡が来てたが、明日って明日か?今日か?(笑)
ナイトメールを21:46頃にしたが(笑)
最近の若者はよくわからん奴が多いが、オキニのやることだから振り回されてやろうじゃないか(笑)
今日はエイプリルフールだな(笑)
とりあえず準備中(笑)

41:774ワット発電中さん
20/04/01 19:34:00 UIclXjgK.net
オキニて何?

42:774ワット発電中さん
20/04/01 22:51:57 mLMg3+eI.net
>>31-33
30ですが、cleanからbuild allに変えたら大分早くなりました。
情報ありがとうです。

43:774ワット発電中さん
20/04/04 19:11:54 GiIBd2jD.net
>>32
ノートPC(7300u+4GB)で開発してたのですが、試しにデスクトップ(2600k+18GB)でコンパイルしたら1/4くらいで終わりました。マイコンと違ってFPGAだとPC性能が重要なんですね。

44:774ワット発電中さん
20/04/04 20:26:35 X4hNoGi2.net
Xilinxのサンプルソースに以下のものを見つけました。

always @(posedge clk)
begin : hcounter
if (hpos_clr)
hpos_cnt <= 11'b000_0000_0000;
else if (hpos_ena)
hpos_cnt <= hpos_cnt + 11'b000_0000_0001;
end


beginのあとの 「: hcounter」のような書き方を初めて見たのですが、これはどう意味か
わからず困っています・・・

45:774ワット発電中さん
20/04/04 20:42:36 y1Xx3qBl.net
ラベルです
詳細はググって
なにかメリットあるかというとなんもない気がする

46:774ワット発電中さん
20/04/04 21:03:32 D/ZFfGN4.net
分からないままだと何か問題あるのぉ?

47:774ワット発電中さん
20/04/04 21:24:58.06 X4hNoGi2.net
>>45
ラベルというものの存在を初めて知りました。
ありがとうございました。

48:774ワット発電中さん
20/04/04 21:29:20.44 pkxGZi+s.net
>>43
OSは一緒?

49:774ワット発電中さん
20/04/04 23:57:46 62hElCLH.net
仮想メモリを使いはじめるかどうかで差がでそう。

50:774ワット発電中さん
20/04/05 02:23:45 oicx1yP3.net
>>48
どっちもwindows10です。

もしかしたらRAM不足かもしれません。
quartus primeの推奨RAM量はMAX10で2GBらしいので、4GBのノートPCだとページファイルを使ってそうです。

51:774ワット発電中さん
20/04/05 13:21:36.72 m1BTGCPM.net
64bitOSで4GBはつらいと思います。
32bit XPで4GBでは古いQuartusでも時間かかりました。今は

52:774ワット発電中さん
20/04/05 15:14:56 I2nfP+Dc.net
仕事ではRAM 256GBのマシンで開発してる
CPUのコア数とRAMが速度に効く

53:774ワット発電中さん
20/04/05 21:53:54 IquQLbmK.net
>>52
何のツール?

54:774ワット発電中さん
20/04/06 08:34:21 6+7OwiMn.net
vivadoです

55:774ワット発電中さん
20/04/07 09:25:29 gawNwLZZ.net
あvivadoんの!アビバビバ

56:774ワット発電中さん
20/04/07 23:16:42 3SC+jiD6.net
ちょっとどこの言語圏の方なのかわかりませんね…

57:774ワット発電中さん
20/04/08 12:16:57 WJv6q0ae.net
40年位前に絶滅したはず

58:774ワット発電中さん
20/04/09 12:04:08 cV04WuCo.net
FPGA開発用にマシン用意するとしたら
ryzenよりintelのほうがいいのかな

59:774ワット発電中さん
20/04/09 22:00:42 LeL9aUl5.net
大学教授さん、FPGAの開発環境を超高速化できるアーキテクチャの研究をしてくれよ

60:774ワット発電中さん
20/04/09 22:07:02 vPeu31fa.net
大学教授は楽して偉くなる方法にしか興味ないよ

61:774ワット発電中さん
20/04/09 22:38:48 owXCg1M0.net
実用的な技術に関しては企業>>大学だね
教授自身が優秀でも実際に作業するのが学生ではどうにもならないよ

62:774ワット発電中さん
20/04/10 02:20:49.77 CX9bkDGS.net
理学とかはともかく
工学であれは
大学 << 越えられない壁 << 企業
だよ。
というか大学で修士までやった奴が企業で研究やってんだから当然といえば当然
大学が優れてる点があるとすれば、自分が研究やってるある一点についてのみ企業よりレベルは上なのかもな。

63:774ワット発電中さん
20/04/10 08:29:43 AEMT4CcW.net
時間かかってるのって配置配線で、もろに組合せ最適化問題だから量子アニーリングで高速化できそうなんだよな

64:774ワット発電中さん
20/04/10 10:10:08.74 qBHtFU6F.net
>>60

65:774ワット発電中さん
20/04/10 12:43:42 v/6eTJL/.net
開発環境は何か役に立つんだか立たないのかわからないものを作るためのツールで、それ自身の成果はアッピールしにくいから

66:774ワット発電中さん
20/04/12 09:40:20 DWHbYbjO.net
HDMIで入力された画像を縮小して、HDMIで出力したいと考えています。
具体的には、"1920x1080 (16:9) 60FPS" を "1080x608 (16:9) 60FPS" で出力することです。
このように整数倍ではない中途半端な倍率でスケーリングする場合、使いやすいIPや手法・アルゴリズムは
あるでしょうか。自分でも調査中です・・・・
変換の遅延はできるだけ小さくしたいと考えています。

67:774ワット発電中さん
20/04/12 09:45:53 DWHbYbjO.net
>>66
あっ、すいません。
説明がおかしいので、もう1回書きます。

"1920x1080 (16:9) 60FPS" の画像を"1080x608 (16:9) に縮小して、
その画像を 1920x1080 の画像の真ん中に表示して1080Pとして出力する。

が正しいです。

68:774ワット発電中さん
20/04/12 11:01:11.27 u4oBEqE/.net
背景は?

69:774ワット発電中さん
20/04/12 11:22:43.76 DWHbYbjO.net
>>68
はい、背景(1080x608ドットの動画の周囲の)は、静止画(フレームバッファから読み出しのみ)を表示したいと
思っています。

70:774ワット発電中さん
20/04/12 13:08:15.11 zig6rzal.net
>>66
バイリニアかバイキュービックでいいんじゃない?

71:774ワット発電中さん
20/04/12 13:13:20.68 P4fPaTSn.net
罪のZYBOで戯れるがよい

72:774ワット発電中さん
20/04/12 17:04:42 DWHbYbjO.net
>>70
>>71
ありがとうございます。
参考にさせていただきます。

73:774ワット発電中さん
20/04/16 23:48:12 oXfBgABX.net
HDMIで入力された3840x2160 60FPS動画を h265で圧縮してファイルに落としたいのですが、
GPU/CPU/FPGAの切り分けを検討中です。
どういう設計にすればいいのでしょうか?

74:774ワット発電中さん
20/04/17 00:02:26 LggOmy9w.net
リアルタイム性の要求とかRAM制約とかがないなら全部CPUでやれば?

75:774ワット発電中さん
20/04/17 04:01:48 /UxLTzJ0.net
FFMPEG

76:774ワット発電中さん
20/04/17 14:31:50 u6SnZVsg.net
4kで60fps圧縮だと、zynqのev以外に選択肢ない
ワンチップでできる

77:774ワット発電中さん
20/04/17 19:14:11 ZnbZ2tg+.net
なにも制約がないならPC+HDMIキャプチャ+GPUでやれとしか…

78:774ワット発電中さん
20/04/18 01:44:40.75 ODGRbR2C.net
GPUやCPUはハードウェアエンコーダ付いてるからFPGAより速い。

79:774ワット発電中さん
20/04/18 10:29:37 sEhNaTrk.net
十把一絡げ

80:774ワット発電中さん
20/04/19 00:33:39 g5QEvdlB.net
cyclone 10 LP開発ボードが1880円
かなり安くないか?
URLリンク(www.chip1stop.com)

81:774ワット発電中さん
20/04/19 00:43:01 toz11Rq3.net
H265のIPどっか転がってない?

82:774ワット発電中さん
20/04/19 05:14:06.05 /iYBaNIj.net
>>80
3500円 になってるが?

83:774ワット発電中さん
20/04/19 08:30:57 mtjZ1b2O.net
たしかに安いな
普通に買うとチップ単体の方が高そう

84:774ワット発電中さん
20/04/19 13:30:36 bVp4l4cw.net
>>82
一瞬で値上げされたな
値付けミスだったのかもしれない

85:774ワット発電中さん
20/04/22 01:54:36 /n+KFG8X.net
PL法で何かあったらどうするんだ!と言われて、提案したIPの企画が棚上げになっています
それほどまでに恐ろしいモノなんでしょうか?

86:774ワット発電中さん
20/04/22 01:54:36 /n+KFG8X.net
PL法で何かあったらどうするんだ!と言われて、提案したIPの企画が棚上げになっています
それほどまでに恐ろしいモノなんでしょうか?

87:774ワット発電中さん
20/04/22 10:18:51.40 MoZMMkkc.net
100%安全なものはないから
運用でカバー
リスクコミュニケーション

88:774ワット発電中さん
20/04/22 16:24:22 DZq0eLF0.net
状況がよくわからんね
>>86はメーカー勤務で、見つけてきたIPが社内の安全基準を満たさないってこと?
それとも>>86が作ったIPを売るってこと?(この場合はPL法は関係ないような)

89:774ワット発電中さん
20/04/23 01:11:22 CHY2gzrg.net
契約の問題でしょ
書面ガチガチに固めれば問題ないと思う


最新レス表示
スレッドの検索
類似スレ一覧
話題のニュース
おまかせリスト
▼オプションを表示
暇つぶし2ch

104日前に更新/25 KB
担当:undef